mirror of https://github.com/ARMmbed/mbed-os.git
Fix #4613: remove duplicated startup files for MICRONFCBOARD
Inherits from LPC11U34_421, that defines startup. They were identical.pull/4824/head
parent
fa193fcc5e
commit
8e989b072d
|
@ -1,17 +0,0 @@
|
||||||
|
|
||||||
LR_IROM1 0x00000000 0xC000 { ; load region size_region (48k)
|
|
||||||
ER_IROM1 0x00000000 0xC000 { ; load address = execution address
|
|
||||||
*.o (RESET, +First)
|
|
||||||
*(InRoot$$Sections)
|
|
||||||
.ANY (+RO)
|
|
||||||
}
|
|
||||||
; 8_byte_aligned(48 vect * 4 bytes) = 8_byte_aligned(0xC0) = 0xC0
|
|
||||||
; 8KB - 0xC0 = 0x1F40
|
|
||||||
RW_IRAM1 0x100000C0 0x1F40 {
|
|
||||||
.ANY (+RW +ZI)
|
|
||||||
}
|
|
||||||
RW_IRAM2 0x20004000 0x800 { ; RW data, USB RAM
|
|
||||||
.ANY (USBRAM)
|
|
||||||
}
|
|
||||||
}
|
|
||||||
|
|
|
@ -1,325 +0,0 @@
|
||||||
;/*****************************************************************************
|
|
||||||
; * @file: startup_LPC11xx.s
|
|
||||||
; * @purpose: CMSIS Cortex-M0 Core Device Startup File
|
|
||||||
; * for the NXP LPC11xx Device Series
|
|
||||||
; * @version: V1.0
|
|
||||||
; * @date: 25. Nov. 2008
|
|
||||||
; *------- <<< Use Configuration Wizard in Context Menu >>> ------------------
|
|
||||||
; *
|
|
||||||
; * Copyright (C) 2008 ARM Limited. All rights reserved.
|
|
||||||
; * ARM Limited (ARM) is supplying this software for use with Cortex-M0
|
|
||||||
; * processor based microcontrollers. This file can be freely distributed
|
|
||||||
; * within development tools that are supporting such ARM based processors.
|
|
||||||
; *
|
|
||||||
; * THIS SOFTWARE IS PROVIDED "AS IS". NO WARRANTIES, WHETHER EXPRESS, IMPLIED
|
|
||||||
; * OR STATUTORY, INCLUDING, BUT NOT LIMITED TO, IMPLIED WARRANTIES OF
|
|
||||||
; * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE APPLY TO THIS SOFTWARE.
|
|
||||||
; * ARM SHALL NOT, IN ANY CIRCUMSTANCES, BE LIABLE FOR SPECIAL, INCIDENTAL, OR
|
|
||||||
; * CONSEQUENTIAL DAMAGES, FOR ANY REASON WHATSOEVER.
|
|
||||||
; *
|
|
||||||
; *****************************************************************************/
|
|
||||||
|
|
||||||
Stack_Size EQU 0x00000400
|
|
||||||
|
|
||||||
AREA STACK, NOINIT, READWRITE, ALIGN=3
|
|
||||||
EXPORT __initial_sp
|
|
||||||
|
|
||||||
Stack_Mem SPACE Stack_Size
|
|
||||||
__initial_sp EQU 0x10002000 ; Top of RAM from LPC11U
|
|
||||||
|
|
||||||
|
|
||||||
Heap_Size EQU 0x00000000
|
|
||||||
|
|
||||||
AREA HEAP, NOINIT, READWRITE, ALIGN=3
|
|
||||||
EXPORT __heap_base
|
|
||||||
EXPORT __heap_limit
|
|
||||||
|
|
||||||
__heap_base
|
|
||||||
Heap_Mem SPACE Heap_Size
|
|
||||||
__heap_limit
|
|
||||||
|
|
||||||
PRESERVE8
|
|
||||||
THUMB
|
|
||||||
|
|
||||||
; Vector Table Mapped to Address 0 at Reset
|
|
||||||
|
|
||||||
AREA RESET, DATA, READONLY
|
|
||||||
EXPORT __Vectors
|
|
||||||
|
|
||||||
__Vectors DCD __initial_sp ; Top of Stack
|
|
||||||
DCD Reset_Handler ; Reset Handler
|
|
||||||
DCD NMI_Handler ; NMI Handler
|
|
||||||
DCD HardFault_Handler ; Hard Fault Handler
|
|
||||||
DCD MemManage_Handler ; MPU Fault Handler
|
|
||||||
DCD BusFault_Handler ; Bus Fault Handler
|
|
||||||
DCD UsageFault_Handler ; Usage Fault Handler
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD SVC_Handler ; SVCall Handler
|
|
||||||
DCD DebugMon_Handler ; Debug Monitor Handler
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD PendSV_Handler ; PendSV Handler
|
|
||||||
DCD SysTick_Handler ; SysTick Handler
|
|
||||||
|
|
||||||
; External Interrupts
|
|
||||||
; for LPC11Uxx (With USB)
|
|
||||||
DCD FLEX_INT0_IRQHandler ; All GPIO pin can be routed to FLEX_INTx
|
|
||||||
DCD FLEX_INT1_IRQHandler
|
|
||||||
DCD FLEX_INT2_IRQHandler
|
|
||||||
DCD FLEX_INT3_IRQHandler
|
|
||||||
DCD FLEX_INT4_IRQHandler
|
|
||||||
DCD FLEX_INT5_IRQHandler
|
|
||||||
DCD FLEX_INT6_IRQHandler
|
|
||||||
DCD FLEX_INT7_IRQHandler
|
|
||||||
DCD GINT0_IRQHandler
|
|
||||||
DCD GINT1_IRQHandler ; PIO0 (0:7)
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
DCD Reserved_IRQHandler
|
|
||||||
DCD Reserved_IRQHandler
|
|
||||||
DCD Reserved_IRQHandler
|
|
||||||
DCD SSP1_IRQHandler ; SSP1
|
|
||||||
DCD I2C_IRQHandler ; I2C
|
|
||||||
DCD TIMER16_0_IRQHandler ; 16-bit Timer0
|
|
||||||
DCD TIMER16_1_IRQHandler ; 16-bit Timer1
|
|
||||||
DCD TIMER32_0_IRQHandler ; 32-bit Timer0
|
|
||||||
DCD TIMER32_1_IRQHandler ; 32-bit Timer1
|
|
||||||
DCD SSP0_IRQHandler ; SSP0
|
|
||||||
DCD UART_IRQHandler ; UART
|
|
||||||
DCD USB_IRQHandler ; USB IRQ
|
|
||||||
DCD USB_FIQHandler ; USB FIQ
|
|
||||||
DCD ADC_IRQHandler ; A/D Converter
|
|
||||||
DCD WDT_IRQHandler ; Watchdog timer
|
|
||||||
DCD BOD_IRQHandler ; Brown Out Detect
|
|
||||||
DCD FMC_IRQHandler ; IP2111 Flash Memory Controller
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
DCD USBWakeup_IRQHandler ; USB wake up
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
|
|
||||||
;; 48 vector entries. We pad to 128 to fill the 0x0 - 0x1FF REMAP address space
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
IF :LNOT::DEF:NO_CRP
|
|
||||||
AREA |.ARM.__at_0x02FC|, CODE, READONLY
|
|
||||||
CRP_Key DCD 0xFFFFFFFF
|
|
||||||
ENDIF
|
|
||||||
|
|
||||||
|
|
||||||
AREA |.text|, CODE, READONLY
|
|
||||||
|
|
||||||
|
|
||||||
|
|
||||||
; Reset Handler
|
|
||||||
|
|
||||||
Reset_Handler PROC
|
|
||||||
EXPORT Reset_Handler [WEAK]
|
|
||||||
IMPORT SystemInit
|
|
||||||
IMPORT __main
|
|
||||||
LDR R0, =SystemInit
|
|
||||||
BLX R0
|
|
||||||
LDR R0, =__main
|
|
||||||
BX R0
|
|
||||||
ENDP
|
|
||||||
|
|
||||||
; Dummy Exception Handlers (infinite loops which can be modified)
|
|
||||||
|
|
||||||
; now, under COMMON NMI.c and NMI.h, a real NMI handler is created if NMI is enabled
|
|
||||||
; for particular peripheral.
|
|
||||||
;NMI_Handler PROC
|
|
||||||
; EXPORT NMI_Handler [WEAK]
|
|
||||||
; B .
|
|
||||||
; ENDP
|
|
||||||
HardFault_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT HardFault_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
MemManage_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT MemManage_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
BusFault_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT BusFault_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
UsageFault_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT UsageFault_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
SVC_Handler PROC
|
|
||||||
EXPORT SVC_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
DebugMon_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT DebugMon_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
PendSV_Handler PROC
|
|
||||||
EXPORT PendSV_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
SysTick_Handler PROC
|
|
||||||
EXPORT SysTick_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
Reserved_IRQHandler PROC
|
|
||||||
EXPORT Reserved_IRQHandler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
|
|
||||||
Default_Handler PROC
|
|
||||||
; for LPC11Uxx (With USB)
|
|
||||||
EXPORT NMI_Handler [WEAK]
|
|
||||||
EXPORT FLEX_INT0_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT1_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT2_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT3_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT4_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT5_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT6_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT7_IRQHandler [WEAK]
|
|
||||||
EXPORT GINT0_IRQHandler [WEAK]
|
|
||||||
EXPORT GINT1_IRQHandler [WEAK]
|
|
||||||
EXPORT SSP1_IRQHandler [WEAK]
|
|
||||||
EXPORT I2C_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER16_0_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER16_1_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER32_0_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER32_1_IRQHandler [WEAK]
|
|
||||||
EXPORT SSP0_IRQHandler [WEAK]
|
|
||||||
EXPORT UART_IRQHandler [WEAK]
|
|
||||||
|
|
||||||
EXPORT USB_IRQHandler [WEAK]
|
|
||||||
EXPORT USB_FIQHandler [WEAK]
|
|
||||||
EXPORT ADC_IRQHandler [WEAK]
|
|
||||||
EXPORT WDT_IRQHandler [WEAK]
|
|
||||||
EXPORT BOD_IRQHandler [WEAK]
|
|
||||||
EXPORT FMC_IRQHandler [WEAK]
|
|
||||||
EXPORT USBWakeup_IRQHandler [WEAK]
|
|
||||||
|
|
||||||
NMI_Handler
|
|
||||||
FLEX_INT0_IRQHandler
|
|
||||||
FLEX_INT1_IRQHandler
|
|
||||||
FLEX_INT2_IRQHandler
|
|
||||||
FLEX_INT3_IRQHandler
|
|
||||||
FLEX_INT4_IRQHandler
|
|
||||||
FLEX_INT5_IRQHandler
|
|
||||||
FLEX_INT6_IRQHandler
|
|
||||||
FLEX_INT7_IRQHandler
|
|
||||||
GINT0_IRQHandler
|
|
||||||
GINT1_IRQHandler
|
|
||||||
SSP1_IRQHandler
|
|
||||||
I2C_IRQHandler
|
|
||||||
TIMER16_0_IRQHandler
|
|
||||||
TIMER16_1_IRQHandler
|
|
||||||
TIMER32_0_IRQHandler
|
|
||||||
TIMER32_1_IRQHandler
|
|
||||||
SSP0_IRQHandler
|
|
||||||
UART_IRQHandler
|
|
||||||
USB_IRQHandler
|
|
||||||
USB_FIQHandler
|
|
||||||
ADC_IRQHandler
|
|
||||||
WDT_IRQHandler
|
|
||||||
BOD_IRQHandler
|
|
||||||
FMC_IRQHandler
|
|
||||||
USBWakeup_IRQHandler
|
|
||||||
|
|
||||||
B .
|
|
||||||
|
|
||||||
ENDP
|
|
||||||
|
|
||||||
ALIGN
|
|
||||||
END
|
|
|
@ -1,17 +0,0 @@
|
||||||
|
|
||||||
LR_IROM1 0x00000000 0xC000 { ; load region size_region (48k)
|
|
||||||
ER_IROM1 0x00000000 0xC000 { ; load address = execution address
|
|
||||||
*.o (RESET, +First)
|
|
||||||
*(InRoot$$Sections)
|
|
||||||
.ANY (+RO)
|
|
||||||
}
|
|
||||||
; 8_byte_aligned(48 vect * 4 bytes) = 8_byte_aligned(0xC0) = 0xC0
|
|
||||||
; 8KB - 0xC0 = 0x1F40
|
|
||||||
RW_IRAM1 0x100000C0 0x1F40 {
|
|
||||||
.ANY (+RW +ZI)
|
|
||||||
}
|
|
||||||
RW_IRAM2 0x20004000 0x800 { ; RW data, USB RAM
|
|
||||||
.ANY (USBRAM)
|
|
||||||
}
|
|
||||||
}
|
|
||||||
|
|
|
@ -1,308 +0,0 @@
|
||||||
;/*****************************************************************************
|
|
||||||
; * @file: startup_LPC11xx.s
|
|
||||||
; * @purpose: CMSIS Cortex-M0 Core Device Startup File
|
|
||||||
; * for the NXP LPC11xx Device Series
|
|
||||||
; * @version: V1.0
|
|
||||||
; * @date: 25. Nov. 2008
|
|
||||||
; *------- <<< Use Configuration Wizard in Context Menu >>> ------------------
|
|
||||||
; *
|
|
||||||
; * Copyright (C) 2008 ARM Limited. All rights reserved.
|
|
||||||
; * ARM Limited (ARM) is supplying this software for use with Cortex-M0
|
|
||||||
; * processor based microcontrollers. This file can be freely distributed
|
|
||||||
; * within development tools that are supporting such ARM based processors.
|
|
||||||
; *
|
|
||||||
; * THIS SOFTWARE IS PROVIDED "AS IS". NO WARRANTIES, WHETHER EXPRESS, IMPLIED
|
|
||||||
; * OR STATUTORY, INCLUDING, BUT NOT LIMITED TO, IMPLIED WARRANTIES OF
|
|
||||||
; * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE APPLY TO THIS SOFTWARE.
|
|
||||||
; * ARM SHALL NOT, IN ANY CIRCUMSTANCES, BE LIABLE FOR SPECIAL, INCIDENTAL, OR
|
|
||||||
; * CONSEQUENTIAL DAMAGES, FOR ANY REASON WHATSOEVER.
|
|
||||||
; *
|
|
||||||
; *****************************************************************************/
|
|
||||||
|
|
||||||
__initial_sp EQU 0x10002000 ; Top of RAM from LPC11U
|
|
||||||
|
|
||||||
PRESERVE8
|
|
||||||
THUMB
|
|
||||||
|
|
||||||
; Vector Table Mapped to Address 0 at Reset
|
|
||||||
|
|
||||||
AREA RESET, DATA, READONLY
|
|
||||||
EXPORT __Vectors
|
|
||||||
|
|
||||||
__Vectors DCD __initial_sp ; Top of Stack
|
|
||||||
DCD Reset_Handler ; Reset Handler
|
|
||||||
DCD NMI_Handler ; NMI Handler
|
|
||||||
DCD HardFault_Handler ; Hard Fault Handler
|
|
||||||
DCD MemManage_Handler ; MPU Fault Handler
|
|
||||||
DCD BusFault_Handler ; Bus Fault Handler
|
|
||||||
DCD UsageFault_Handler ; Usage Fault Handler
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD SVC_Handler ; SVCall Handler
|
|
||||||
DCD DebugMon_Handler ; Debug Monitor Handler
|
|
||||||
DCD 0 ; Reserved
|
|
||||||
DCD PendSV_Handler ; PendSV Handler
|
|
||||||
DCD SysTick_Handler ; SysTick Handler
|
|
||||||
|
|
||||||
; External Interrupts
|
|
||||||
; for LPC11Uxx (With USB)
|
|
||||||
DCD FLEX_INT0_IRQHandler ; All GPIO pin can be routed to FLEX_INTx
|
|
||||||
DCD FLEX_INT1_IRQHandler
|
|
||||||
DCD FLEX_INT2_IRQHandler
|
|
||||||
DCD FLEX_INT3_IRQHandler
|
|
||||||
DCD FLEX_INT4_IRQHandler
|
|
||||||
DCD FLEX_INT5_IRQHandler
|
|
||||||
DCD FLEX_INT6_IRQHandler
|
|
||||||
DCD FLEX_INT7_IRQHandler
|
|
||||||
DCD GINT0_IRQHandler
|
|
||||||
DCD GINT1_IRQHandler ; PIO0 (0:7)
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
DCD Reserved_IRQHandler
|
|
||||||
DCD Reserved_IRQHandler
|
|
||||||
DCD Reserved_IRQHandler
|
|
||||||
DCD SSP1_IRQHandler ; SSP1
|
|
||||||
DCD I2C_IRQHandler ; I2C
|
|
||||||
DCD TIMER16_0_IRQHandler ; 16-bit Timer0
|
|
||||||
DCD TIMER16_1_IRQHandler ; 16-bit Timer1
|
|
||||||
DCD TIMER32_0_IRQHandler ; 32-bit Timer0
|
|
||||||
DCD TIMER32_1_IRQHandler ; 32-bit Timer1
|
|
||||||
DCD SSP0_IRQHandler ; SSP0
|
|
||||||
DCD UART_IRQHandler ; UART
|
|
||||||
DCD USB_IRQHandler ; USB IRQ
|
|
||||||
DCD USB_FIQHandler ; USB FIQ
|
|
||||||
DCD ADC_IRQHandler ; A/D Converter
|
|
||||||
DCD WDT_IRQHandler ; Watchdog timer
|
|
||||||
DCD BOD_IRQHandler ; Brown Out Detect
|
|
||||||
DCD FMC_IRQHandler ; IP2111 Flash Memory Controller
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
DCD USBWakeup_IRQHandler ; USB wake up
|
|
||||||
DCD Reserved_IRQHandler ; Reserved
|
|
||||||
|
|
||||||
;; 48 vector entries. We pad to 128 to fill the 0x0 - 0x1FF REMAP address space
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
DCD 0xFFFFFFFF ; Datafill
|
|
||||||
|
|
||||||
IF :LNOT::DEF:NO_CRP
|
|
||||||
AREA |.ARM.__at_0x02FC|, CODE, READONLY
|
|
||||||
CRP_Key DCD 0xFFFFFFFF
|
|
||||||
ENDIF
|
|
||||||
|
|
||||||
|
|
||||||
AREA |.text|, CODE, READONLY
|
|
||||||
|
|
||||||
|
|
||||||
|
|
||||||
; Reset Handler
|
|
||||||
|
|
||||||
Reset_Handler PROC
|
|
||||||
EXPORT Reset_Handler [WEAK]
|
|
||||||
IMPORT SystemInit
|
|
||||||
IMPORT __main
|
|
||||||
LDR R0, =SystemInit
|
|
||||||
BLX R0
|
|
||||||
LDR R0, =__main
|
|
||||||
BX R0
|
|
||||||
ENDP
|
|
||||||
|
|
||||||
; Dummy Exception Handlers (infinite loops which can be modified)
|
|
||||||
|
|
||||||
; now, under COMMON NMI.c and NMI.h, a real NMI handler is created if NMI is enabled
|
|
||||||
; for particular peripheral.
|
|
||||||
;NMI_Handler PROC
|
|
||||||
; EXPORT NMI_Handler [WEAK]
|
|
||||||
; B .
|
|
||||||
; ENDP
|
|
||||||
HardFault_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT HardFault_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
MemManage_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT MemManage_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
BusFault_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT BusFault_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
UsageFault_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT UsageFault_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
SVC_Handler PROC
|
|
||||||
EXPORT SVC_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
DebugMon_Handler\
|
|
||||||
PROC
|
|
||||||
EXPORT DebugMon_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
PendSV_Handler PROC
|
|
||||||
EXPORT PendSV_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
SysTick_Handler PROC
|
|
||||||
EXPORT SysTick_Handler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
Reserved_IRQHandler PROC
|
|
||||||
EXPORT Reserved_IRQHandler [WEAK]
|
|
||||||
B .
|
|
||||||
ENDP
|
|
||||||
|
|
||||||
Default_Handler PROC
|
|
||||||
; for LPC11Uxx (With USB)
|
|
||||||
EXPORT NMI_Handler [WEAK]
|
|
||||||
EXPORT FLEX_INT0_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT1_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT2_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT3_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT4_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT5_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT6_IRQHandler [WEAK]
|
|
||||||
EXPORT FLEX_INT7_IRQHandler [WEAK]
|
|
||||||
EXPORT GINT0_IRQHandler [WEAK]
|
|
||||||
EXPORT GINT1_IRQHandler [WEAK]
|
|
||||||
EXPORT SSP1_IRQHandler [WEAK]
|
|
||||||
EXPORT I2C_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER16_0_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER16_1_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER32_0_IRQHandler [WEAK]
|
|
||||||
EXPORT TIMER32_1_IRQHandler [WEAK]
|
|
||||||
EXPORT SSP0_IRQHandler [WEAK]
|
|
||||||
EXPORT UART_IRQHandler [WEAK]
|
|
||||||
|
|
||||||
EXPORT USB_IRQHandler [WEAK]
|
|
||||||
EXPORT USB_FIQHandler [WEAK]
|
|
||||||
EXPORT ADC_IRQHandler [WEAK]
|
|
||||||
EXPORT WDT_IRQHandler [WEAK]
|
|
||||||
EXPORT BOD_IRQHandler [WEAK]
|
|
||||||
EXPORT FMC_IRQHandler [WEAK]
|
|
||||||
EXPORT USBWakeup_IRQHandler [WEAK]
|
|
||||||
|
|
||||||
NMI_Handler
|
|
||||||
FLEX_INT0_IRQHandler
|
|
||||||
FLEX_INT1_IRQHandler
|
|
||||||
FLEX_INT2_IRQHandler
|
|
||||||
FLEX_INT3_IRQHandler
|
|
||||||
FLEX_INT4_IRQHandler
|
|
||||||
FLEX_INT5_IRQHandler
|
|
||||||
FLEX_INT6_IRQHandler
|
|
||||||
FLEX_INT7_IRQHandler
|
|
||||||
GINT0_IRQHandler
|
|
||||||
GINT1_IRQHandler
|
|
||||||
SSP1_IRQHandler
|
|
||||||
I2C_IRQHandler
|
|
||||||
TIMER16_0_IRQHandler
|
|
||||||
TIMER16_1_IRQHandler
|
|
||||||
TIMER32_0_IRQHandler
|
|
||||||
TIMER32_1_IRQHandler
|
|
||||||
SSP0_IRQHandler
|
|
||||||
UART_IRQHandler
|
|
||||||
USB_IRQHandler
|
|
||||||
USB_FIQHandler
|
|
||||||
ADC_IRQHandler
|
|
||||||
WDT_IRQHandler
|
|
||||||
BOD_IRQHandler
|
|
||||||
FMC_IRQHandler
|
|
||||||
USBWakeup_IRQHandler
|
|
||||||
|
|
||||||
B .
|
|
||||||
|
|
||||||
ENDP
|
|
||||||
|
|
||||||
ALIGN
|
|
||||||
END
|
|
|
@ -1,151 +0,0 @@
|
||||||
/* Linker script to configure memory regions. */
|
|
||||||
MEMORY
|
|
||||||
{
|
|
||||||
FLASH (rx) : ORIGIN = 0x00000000, LENGTH = 48K
|
|
||||||
RAM (rwx) : ORIGIN = 0x100000C0, LENGTH = 0x1F40
|
|
||||||
USB_RAM (rwx): ORIGIN = 0x20004000, LENGTH = 0x800
|
|
||||||
}
|
|
||||||
|
|
||||||
/* Linker script to place sections and symbol values. Should be used together
|
|
||||||
* with other linker script that defines memory regions FLASH and RAM.
|
|
||||||
* It references following symbols, which must be defined in code:
|
|
||||||
* Reset_Handler : Entry of reset handler
|
|
||||||
*
|
|
||||||
* It defines following symbols, which code can use without definition:
|
|
||||||
* __exidx_start
|
|
||||||
* __exidx_end
|
|
||||||
* __etext
|
|
||||||
* __data_start__
|
|
||||||
* __preinit_array_start
|
|
||||||
* __preinit_array_end
|
|
||||||
* __init_array_start
|
|
||||||
* __init_array_end
|
|
||||||
* __fini_array_start
|
|
||||||
* __fini_array_end
|
|
||||||
* __data_end__
|
|
||||||
* __bss_start__
|
|
||||||
* __bss_end__
|
|
||||||
* __end__
|
|
||||||
* end
|
|
||||||
* __HeapLimit
|
|
||||||
* __StackLimit
|
|
||||||
* __StackTop
|
|
||||||
* __stack
|
|
||||||
*/
|
|
||||||
ENTRY(Reset_Handler)
|
|
||||||
|
|
||||||
SECTIONS
|
|
||||||
{
|
|
||||||
.text :
|
|
||||||
{
|
|
||||||
KEEP(*(.isr_vector))
|
|
||||||
*(.text.Reset_Handler)
|
|
||||||
|
|
||||||
/* Only vectors and code running at reset are safe to be in first 512
|
|
||||||
bytes since RAM can be mapped into this area for RAM based interrupt
|
|
||||||
vectors. */
|
|
||||||
. = 0x00000200;
|
|
||||||
*(.text*)
|
|
||||||
|
|
||||||
KEEP(*(.init))
|
|
||||||
KEEP(*(.fini))
|
|
||||||
|
|
||||||
/* .ctors */
|
|
||||||
*crtbegin.o(.ctors)
|
|
||||||
*crtbegin?.o(.ctors)
|
|
||||||
*(EXCLUDE_FILE(*crtend?.o *crtend.o) .ctors)
|
|
||||||
*(SORT(.ctors.*))
|
|
||||||
*(.ctors)
|
|
||||||
|
|
||||||
/* .dtors */
|
|
||||||
*crtbegin.o(.dtors)
|
|
||||||
*crtbegin?.o(.dtors)
|
|
||||||
*(EXCLUDE_FILE(*crtend?.o *crtend.o) .dtors)
|
|
||||||
*(SORT(.dtors.*))
|
|
||||||
*(.dtors)
|
|
||||||
|
|
||||||
*(.rodata*)
|
|
||||||
|
|
||||||
KEEP(*(.eh_frame*))
|
|
||||||
} > FLASH
|
|
||||||
|
|
||||||
.ARM.extab :
|
|
||||||
{
|
|
||||||
*(.ARM.extab* .gnu.linkonce.armextab.*)
|
|
||||||
} > FLASH
|
|
||||||
|
|
||||||
__exidx_start = .;
|
|
||||||
.ARM.exidx :
|
|
||||||
{
|
|
||||||
*(.ARM.exidx* .gnu.linkonce.armexidx.*)
|
|
||||||
} > FLASH
|
|
||||||
__exidx_end = .;
|
|
||||||
|
|
||||||
__etext = .;
|
|
||||||
|
|
||||||
.data : AT (__etext)
|
|
||||||
{
|
|
||||||
__data_start__ = .;
|
|
||||||
*(vtable)
|
|
||||||
*(.data*)
|
|
||||||
|
|
||||||
. = ALIGN(4);
|
|
||||||
/* preinit data */
|
|
||||||
PROVIDE (__preinit_array_start = .);
|
|
||||||
KEEP(*(.preinit_array))
|
|
||||||
PROVIDE (__preinit_array_end = .);
|
|
||||||
|
|
||||||
. = ALIGN(4);
|
|
||||||
/* init data */
|
|
||||||
PROVIDE (__init_array_start = .);
|
|
||||||
KEEP(*(SORT(.init_array.*)))
|
|
||||||
KEEP(*(.init_array))
|
|
||||||
PROVIDE (__init_array_end = .);
|
|
||||||
|
|
||||||
|
|
||||||
. = ALIGN(4);
|
|
||||||
/* finit data */
|
|
||||||
PROVIDE (__fini_array_start = .);
|
|
||||||
KEEP(*(SORT(.fini_array.*)))
|
|
||||||
KEEP(*(.fini_array))
|
|
||||||
PROVIDE (__fini_array_end = .);
|
|
||||||
|
|
||||||
. = ALIGN(4);
|
|
||||||
/* All data end */
|
|
||||||
__data_end__ = .;
|
|
||||||
|
|
||||||
} > RAM
|
|
||||||
|
|
||||||
.bss :
|
|
||||||
{
|
|
||||||
__bss_start__ = .;
|
|
||||||
*(.bss*)
|
|
||||||
*(COMMON)
|
|
||||||
__bss_end__ = .;
|
|
||||||
} > RAM
|
|
||||||
|
|
||||||
.heap :
|
|
||||||
{
|
|
||||||
__end__ = .;
|
|
||||||
end = __end__;
|
|
||||||
*(.heap*)
|
|
||||||
__HeapLimit = .;
|
|
||||||
} > RAM
|
|
||||||
|
|
||||||
/* .stack_dummy section doesn't contains any symbols. It is only
|
|
||||||
* used for linker to calculate size of stack sections, and assign
|
|
||||||
* values to stack symbols later */
|
|
||||||
.stack_dummy :
|
|
||||||
{
|
|
||||||
*(.stack)
|
|
||||||
} > RAM
|
|
||||||
|
|
||||||
/* Set stack top to end of RAM, and stack limit move down by
|
|
||||||
* size of stack_dummy section */
|
|
||||||
__StackTop = ORIGIN(RAM) + LENGTH(RAM);
|
|
||||||
__StackLimit = __StackTop - SIZEOF(.stack_dummy);
|
|
||||||
PROVIDE(__stack = __StackTop);
|
|
||||||
|
|
||||||
/* Check if data + heap + stack exceeds RAM limit */
|
|
||||||
ASSERT(__StackLimit >= __HeapLimit, "region RAM overflowed with stack")
|
|
||||||
}
|
|
Loading…
Reference in New Issue